广西科技大学学报

2017, (04)

[打印本页] [关闭]
本期目录(Current Issue) | 过刊浏览(Past Issue) | 高级检索(Advanced Search)

基于FPGA的寻址与运算操作数存储IP核设计
Design of an addressing and operation storage IP core based on FPGA

李克俭;李洋;柯宝中;雷琳

摘要(Abstract):

针对PLC浮点算术运算控制器中运算操作数需传送和存储的问题,提出了一种模块间并行执行寻址与运算操作数存储一体化IP核的思路。采用Verilog语言实现硬件电路构建,分析IP核外部接口结构并利用FPGA并行处理的特点对系统内部功能做出模块划分。在内部时序脉冲作用下,可以完成多种寻址方式访问存储器与寄存器堆以及运算操作数的快速传输。经仿真和板级测试可知,寻址与存储IP核能够按要求自主完成每条指令的功能,操作数据可在1个时钟周期内读取,提高了PLC执行指令速度。

关键词(KeyWords): |FPGA|寻址|IP核|存储器|

Abstract:

Keywords:

基金项目(Foundation): 广西自然科学基金项目;广西教育厅科研项目

作者(Author): 李克俭;李洋;柯宝中;雷琳

Email:

参考文献(References):

文章评论(Comment):

序号(No.) 时间(Time) 反馈人(User) 邮箱(Email) 标题(Title) 内容(Content)
反馈人(User) 邮箱地址(Email)
反馈标题(Title)
反馈内容(Content)
扩展功能
本文信息
服务与反馈
本文关键词相关文章
本文作者相关文章
中国知网
分享