广西科技大学学报

2012, v.23(03) 61-65

[打印本页] [关闭]
本期目录(Current Issue) | 过刊浏览(Past Issue) | 高级检索(Advanced Search)

基于FPGA的串行定时器设计
Design of serial controlled timers based on FPGA

李克俭;付杰;蔡启仲;吴笔迅;

摘要(Abstract):

为实现因控制芯片内部定时器数量有限而难以满足不断提高的控制需求,在外扩定时器方面,介绍了一种基于FPGA的串行控制的定时器设计,并通过使用FPGA内部的RAM结合顺序控制方式,可以在极短的周期内快速访问每一个定时单元,完成相应的定时工作;当定时完成后,通过中断方式通知外部芯片定时结束,并自动载入上次定时初始值,实现了外部控制芯片可以在任何时刻访问各个定时单元,获取定时状态与定时中间值.实验结果表明系统运行正常,满足要求.

关键词(KeyWords): FPGA;IP;Verilog;定时器

Abstract:

Keywords:

基金项目(Foundation): 广西科学基金项目(桂科自2011GXNSFA018153)资助

作者(Author): 李克俭;付杰;蔡启仲;吴笔迅;

Email:

DOI:

文章评论(Comment):

序号(No.) 时间(Time) 反馈人(User) 邮箱(Email) 标题(Title) 内容(Content)
反馈人(User) 邮箱地址(Email)
反馈标题(Title)
反馈内容(Content)
扩展功能
本文信息
服务与反馈
本文关键词相关文章
本文作者相关文章
中国知网
分享